blob: b70625c801dba71aeb35d6d07c975b834f33dbd8 (
plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
|
/*===================================================================*/
/* */
/* Mapper 245 : Yong Zhe Dou E Long */
/* */
/*===================================================================*/
BYTE Map245_Reg[8];
BYTE Map245_Prg0, Map245_Prg1;
BYTE Map245_Chr01, Map245_Chr23, Map245_Chr4, Map245_Chr5, Map245_Chr6, Map245_Chr7;
BYTE Map245_WeSram;
BYTE Map245_IRQ_Enable;
BYTE Map245_IRQ_Counter;
BYTE Map245_IRQ_Latch;
BYTE Map245_IRQ_Request;
/*-------------------------------------------------------------------*/
/* Initialize Mapper 245 */
/*-------------------------------------------------------------------*/
void Map245_Init()
{
/* Initialize Mapper */
MapperInit = Map245_Init;
/* Write to Mapper */
MapperWrite = Map245_Write;
/* Write to SRAM */
MapperSram = Map0_Sram;
/* Write to APU */
MapperApu = Map0_Apu;
/* Read from APU */
MapperReadApu = Map0_ReadApu;
/* Callback at VSync */
MapperVSync = Map0_VSync;
/* Callback at HSync */
MapperHSync = Map245_HSync;
/* Callback at PPU */
MapperPPU = Map0_PPU;
/* Callback at Rendering Screen ( 1:BG, 0:Sprite ) */
MapperRenderScreen = Map0_RenderScreen;
/* Set SRAM Banks */
SRAMBANK = SRAM;
/* Set Registers */
for( int i = 0; i < 8; i++ ) {
Map245_Reg[i] = 0x00;
}
Map245_Prg0 = 0;
Map245_Prg1 = 1;
/* Set ROM Banks */
ROMBANK0 = ROMPAGE( 0 );
ROMBANK1 = ROMPAGE( 1 );
ROMBANK2 = ROMLASTPAGE( 1 );
ROMBANK3 = ROMLASTPAGE( 0 );
/* Set PPU Banks */
if ( NesHeader.byVRomSize > 0 ) {
for ( int nPage = 0; nPage < 8; ++nPage )
PPUBANK[ nPage ] = VROMPAGE( nPage );
InfoNES_SetupChr();
}
Map245_WeSram = 0; // Disable
Map245_IRQ_Enable = 0; // Disable
Map245_IRQ_Counter = 0;
Map245_IRQ_Latch = 0;
Map245_IRQ_Request = 0;
/* Set up wiring of the interrupt pin */
K6502_Set_Int_Wiring( 1, 1 );
}
/*-------------------------------------------------------------------*/
/* Mapper 245 Write Function */
/*-------------------------------------------------------------------*/
void Map245_Write( WORD wAddr, BYTE byData )
{
switch( wAddr&0xF7FF ) {
case 0x8000:
Map245_Reg[0] = byData;
break;
case 0x8001:
Map245_Reg[1] = byData;
switch( Map245_Reg[0] ) {
case 0x00:
Map245_Reg[3]=(byData & 2 )<<5;
ROMBANK2 = ROMPAGE((0x3E|Map245_Reg[3]) % (NesHeader.byRomSize<<1));
ROMBANK3 = ROMPAGE((0x3F|Map245_Reg[3]) % (NesHeader.byRomSize<<1));
break;
case 0x06:
Map245_Prg0=byData;
break;
case 0x07:
Map245_Prg1=byData;
break;
}
ROMBANK0 = ROMPAGE((Map245_Prg0|Map245_Reg[3]) % (NesHeader.byRomSize<<1));
ROMBANK1 = ROMPAGE((Map245_Prg1|Map245_Reg[3]) % (NesHeader.byRomSize<<1));
break;
case 0xA000:
Map245_Reg[2] = byData;
if( !ROM_FourScr ) {
if( byData & 0x01 ) InfoNES_Mirroring( 0 );
else InfoNES_Mirroring( 1 );
}
break;
case 0xA001:
break;
case 0xC000:
Map245_Reg[4] = byData;
Map245_IRQ_Counter = byData;
Map245_IRQ_Request = 0;
break;
case 0xC001:
Map245_Reg[5] = byData;
Map245_IRQ_Latch = byData;
Map245_IRQ_Request = 0;
break;
case 0xE000:
Map245_Reg[6] = byData;
Map245_IRQ_Enable = 0;
Map245_IRQ_Request = 0;
break;
case 0xE001:
Map245_Reg[7] = byData;
Map245_IRQ_Enable = 1;
Map245_IRQ_Request = 0;
break;
}
}
/*-------------------------------------------------------------------*/
/* Mapper 245 H-Sync Function */
/*-------------------------------------------------------------------*/
void Map245_HSync()
{
if( ( /* PPU_Scanline >= 0 && */ PPU_Scanline <= 239) ) {
if( PPU_R1 & R1_SHOW_SCR || PPU_R1 & R1_SHOW_SP ) {
if( Map245_IRQ_Enable && !Map245_IRQ_Request ) {
if( PPU_Scanline == 0 ) {
if( Map245_IRQ_Counter ) {
Map245_IRQ_Counter--;
}
}
if( !(Map245_IRQ_Counter--) ) {
Map245_IRQ_Request = 0xFF;
Map245_IRQ_Counter = Map245_IRQ_Latch;
}
}
}
}
if( Map245_IRQ_Request ) {
IRQ_REQ;
}
}
#if 0
/*-------------------------------------------------------------------*/
/* Mapper 245 Set CPU Banks Function */
/*-------------------------------------------------------------------*/
void SetBank_CPU()
{
ROMBANK0 = ROMPAGE( Map245_Prg0 % ( NesHeader.byRomSize << 1 ) );
ROMBANK1 = ROMPAGE( Map245_Prg1 % ( NesHeader.byRomSize << 1 ) );
ROMBANK2 = ROMLASTPAGE( 1 );
ROMBANK3 = ROMLASTPAGE( 0 );
}
/*-------------------------------------------------------------------*/
/* Mapper 245 Set PPU Banks Function */
/*-------------------------------------------------------------------*/
void SetBank_PPU()
{
if( NesHeader.byVRomSize > 0 ) {
if( Map245_Reg[0] & 0x80 ) {
PPUBANK[ 0 ] = VROMPAGE( Map245_Chr4 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 1 ] = VROMPAGE( Map245_Chr5 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 2 ] = VROMPAGE( Map245_Chr6 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 3 ] = VROMPAGE( Map245_Chr7 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 4 ] = VROMPAGE( ( Map245_Chr01 + 0 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 5 ] = VROMPAGE( ( Map245_Chr01 + 1 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 6 ] = VROMPAGE( ( Map245_Chr23 + 0 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 7 ] = VROMPAGE( ( Map245_Chr23 + 1 ) % ( NesHeader.byVRomSize << 3 ) );
InfoNES_SetupChr();
} else {
PPUBANK[ 0 ] = VROMPAGE( ( Map245_Chr01 + 0 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 1 ] = VROMPAGE( ( Map245_Chr01 + 1 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 2 ] = VROMPAGE( ( Map245_Chr23 + 0 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 3 ] = VROMPAGE( ( Map245_Chr23 + 1 ) % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 4 ] = VROMPAGE( Map245_Chr4 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 5 ] = VROMPAGE( Map245_Chr5 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 6 ] = VROMPAGE( Map245_Chr6 % ( NesHeader.byVRomSize << 3 ) );
PPUBANK[ 7 ] = VROMPAGE( Map245_Chr7 % ( NesHeader.byVRomSize << 3 ) );
InfoNES_SetupChr();
}
} else {
if( Map245_Reg[0] & 0x80 ) {
PPUBANK[ 4 ] = CRAMPAGE( (Map245_Chr01+0)&0x07 );
PPUBANK[ 5 ] = CRAMPAGE( (Map245_Chr01+1)&0x07 );
PPUBANK[ 6 ] = CRAMPAGE( (Map245_Chr23+0)&0x07 );
PPUBANK[ 7 ] = CRAMPAGE( (Map245_Chr23+1)&0x07 );
PPUBANK[ 0 ] = CRAMPAGE( Map245_Chr4&0x07 );
PPUBANK[ 1 ] = CRAMPAGE( Map245_Chr5&0x07 );
PPUBANK[ 2 ] = CRAMPAGE( Map245_Chr6&0x07 );
PPUBANK[ 3 ] = CRAMPAGE( Map245_Chr7&0x07 );
InfoNES_SetupChr();
} else {
PPUBANK[ 0 ] = CRAMPAGE( (Map245_Chr01+0)&0x07 );
PPUBANK[ 1 ] = CRAMPAGE( (Map245_Chr01+1)&0x07 );
PPUBANK[ 2 ] = CRAMPAGE( (Map245_Chr23+0)&0x07 );
PPUBANK[ 3 ] = CRAMPAGE( (Map245_Chr23+1)&0x07 );
PPUBANK[ 4 ] = CRAMPAGE( Map245_Chr4&0x07 );
PPUBANK[ 5 ] = CRAMPAGE( Map245_Chr5&0x07 );
PPUBANK[ 6 ] = CRAMPAGE( Map245_Chr6&0x07 );
PPUBANK[ 7 ] = CRAMPAGE( Map245_Chr7&0x07 );
InfoNES_SetupChr();
}
}
}
#endif
|